よくあるご質問
(FAQ)


- 製品について > 制御機器 > シーケンサ MELSEC > MELSEC-Qシリーズ > CPU
製品について
製品について
『 CPU 』 内のFAQ
-
QnUDVCPUとハイパフォーマンスQCPUのプログラム互換性について
互換性はありますが、一部の命令が使用できません。代替方法の詳細は、下記テクニカルニュースの最新版を参照願います。・No.FA-D-0001 : ハイパフォーマンスモデルQCPUからユニバーサルモデルQCPUへの置換え方法 詳細表示
- FAQ番号:17001
- 公開日時:2013/01/22 17:40
- カテゴリー: シーケンサCPU
-
ユニバーサルモデルQCPUでPCパラメータのシリアルコミュニケーション設定について
CPU内蔵のRS-232ポートについての設定のため、QJ71C24Nシリーズの設定とは別です。QJ71C24Nシリーズを使用時に、PCパラメータのシリアルコミュニケーション設定は不要です。 詳細表示
- FAQ番号:16878
- 公開日時:2013/01/10 19:02
- カテゴリー: シーケンサCPU
-
系切替えが行われると、新制御系CPUの特殊リレーSM1518が系切替え後1スキャンONしますので、これをプログラムで検出するようにして下さい。 また、系切替え要因が特殊レジスタのSD1588に格納されます。 ※詳細は「QCPUユーザーズマニュアル(ハードウェア設計・保守点検編)」を参照ください 詳細表示
- FAQ番号:16093
- 公開日時:2012/08/23 08:46
- カテゴリー: 二重化CPU
-
プロセスCPU、二重化CPUのCC-Link IEコントローラネットワーク構築可否
構築できます。 シリアルNo.の上5桁が、”10042”以降のCPUで使用できます。 CC-Link IEコントローラネットワークユニットはプロセスCPU、二重化CPUともに、2台まで装着可能です。 ※二重化システムの増設ベースにはCC-Link IEコントローラネットワークユニットを装着できません。 構築... 詳細表示
- FAQ番号:16082
- 公開日時:2012/08/23 08:46
- カテゴリー: プロセスCPU
-
形名にDの付くCPUは、マルチCPU間高速通信が可能なQCPUになります。 詳細表示
- FAQ番号:14733
- 公開日時:2012/03/28 21:15
- カテゴリー: シーケンサCPU
-
特殊レジスタは、系が切り替った瞬間に更新されます。 系切替え後の新制御系は、更新した特殊レジスタの情報で動作します。 詳細表示
- FAQ番号:14210
- 公開日時:2012/03/28 21:15
- カテゴリー: 二重化CPU
-
A系の異常が復旧した場合に自動的に系切替えを行うことはできません。 A系CPUを監視して、異常の復旧を検知した際に系切替え命令(SP.CONTSW命令)を実行するプログラムをご検討ください。 詳細表示
- FAQ番号:14162
- 公開日時:2012/03/28 21:15
- カテゴリー: 二重化CPU
-
Ethernetポート内蔵QCPUのSNTP機能の対応バージョンについて
Ethernetポート内蔵QCPUであれば初期バージョンから対応しています。 詳細表示
- FAQ番号:17146
- 公開日時:2013/03/04 14:36
- カテゴリー: シーケンサCPU
-
パソコンCPU:PPC-CPU852(MS)は、QnUDVCPUとのマルチCPUに対応していません。 詳細表示
- FAQ番号:17018
- 公開日時:2013/01/24 17:03
- カテゴリー: シーケンサCPU
-
QnUDVCPUでローカルデバイスのSRAMカード格納について
SRAMカードを使用できないため指定できません。ローカルデバイスファイルの格納先に標準RAMを指定してください。ローカルデバイスファイルの合計サイズが標準RAMの容量を超える場合、拡張SRAMカセットを使用して標準RAMの容量を拡張することをご検討ください。 詳細表示
- FAQ番号:17011
- 公開日時:2013/01/24 17:02
- カテゴリー: シーケンサCPU
334件中 321 - 330 件を表示