よくあるご質問
(FAQ)


- 製品について > 制御機器 > シーケンサ MELSEC > MELSEC-Qシリーズ > 情報 > シリアルコミュニケーション
製品について
製品について
『 シリアルコミュニケーション 』 内のFAQ
-
A1SJ71UC24からQJ71C24Nに置換え時のMCプロトコルについて
A互換1CフレームでQJ71C24Nシリーズにアクセス可能ですが、下記の制約があります。AnCPU、AnNCPU、AnACPU、AnUCPUに存在するデバイスと同じ名前のデバイスのみアクセスできます。以下のデバイスへは、相手機器からアクセスすることができません。・Q/L/QnACPUで新たに増えたデバイス・ラッチ... 詳細表示
- FAQ番号:16773
- 公開日時:2013/01/08 19:55
-
INPUT命令の実行条件は、下記信号のON時となります。・受信読出し要求信号:X3/XA・受信異常検出信号:X4/XB 詳細表示
- FAQ番号:16772
- 公開日時:2013/01/08 18:27
-
QJ71C24Nの通信プロトコル支援機能で新規パケットの設定方法について
新規追加で任意のパケットを作成/設定しての使用が可能です。 詳細表示
- FAQ番号:16769
- 公開日時:2013/01/08 18:26
-
QJ71C24Nで受信終了コード指定なし時のデータ受信について
受信終了データ数での受信になります。受信終了コードがなく可変長データの場合は、無受信監視時間での受信になります。 詳細表示
- FAQ番号:16777
- 公開日時:2013/01/08 18:30
-
受信異常を検出するまでのデータが、正常データとして格納されます。受信異常を検出するまでの受信データが不要であれば、読み捨て処理を行ってください。 詳細表示
- FAQ番号:16775
- 公開日時:2013/01/08 18:29
-
512ワード以上のデータを受信することはできます。 この場合、ユーザ自由エリア(3840ワード)を使用するために、以下を設定します。 ・受信用バッファメモリ先頭アドレス指定(バッファメモリアドレス:A6H) ・受信用バッファメモリ長指定(バッファメモリアドレス:A7H) 詳細表示
- FAQ番号:14088
- 公開日時:2012/03/28 21:15
-
QJ71C24NのEthernetポート内蔵QCPU対応バージョンについて
QJ71C24Nシリーズの、シリアルNo.上5桁が“10042”以降で対応しています。 ただし、ユニバーサルモデル高速タイプQCPU、およびユニバーサルモデルプロセスCPUの場合は、制約はありません。 詳細表示
- FAQ番号:16983
- 公開日時:2013/01/24 16:56
- 更新日時:2020/01/08 10:48
-
QJ71C24Nでエコーバック禁止の設定ができない場合の対処方法について
エコーバック禁止の設定ができない場合は、送信データを自ら受信して読み捨てる処理が必要です。 詳細表示
- FAQ番号:16798
- 公開日時:2013/01/08 19:39
-
QJ71C24N(-R2)側でDTR・DSRを折り返し配線してください。 詳細表示
- FAQ番号:16794
- 公開日時:2013/01/08 19:37
-
QJ71C24Nのユーザ登録フレームと受信終了コードについて
ユーザ登録フレームを使用時でも受信終了コード有効です。ユーザ登録フレームか受信終了コードのどちらかの条件を満たしたデータを受信することで、受信読出し要求信号:X3/XAがONします。 詳細表示
- FAQ番号:16869
- 公開日時:2013/01/17 10:16
60件中 21 - 30 件を表示