よくあるご質問
(FAQ)



製品について
製品について
制御機器
『 制御機器 』 内のFAQ
-
PCタイプ変更前に、COMMENTをプログラム別コメント“MAIN”にコピーしてください。Q00JCPU、Q00CPU、Q01CPUでは、共通コメントを扱うことはできません。 詳細表示
- FAQ番号:13674
- 公開日時:2012/03/28 21:15
- カテゴリー: GX Developer
-
QX40H、QX70H、QX80H、QX90HのI/O割付種別
スイッチ2がONのとき、「高速入力」を選択してください。 スイッチ2がOFFのとき、「割込み」を選択してください。 詳細表示
- FAQ番号:13702
- 公開日時:2012/03/28 21:15
- カテゴリー: 入出力
-
FL-netインタフェースユニット IPアドレスのラダープログラム設定について
以下の手順で設定してください。 (1)バッファメモリアドレス「5」および「6」に、IPアドレスを書き込みます。(図1を参照) (2)Y10(ネットワークパラメータ書込み要求)をONします。 図1 詳細表示
- FAQ番号:13792
- 公開日時:2012/03/28 21:15
- カテゴリー: FL-net(OPCN-2)
-
ユニバーサルモデルQCPUのEthernet内蔵ポートとパソコンとのソケット通信について
可能です。 シリアルNo.上5桁が「11012」以降のソケット通信機能に対応している製品が必要です。 詳細表示
- FAQ番号:13807
- 公開日時:2012/03/28 21:15
- カテゴリー: シーケンサCPU
-
変換速度は、80マイクロ秒/チャンネルとなります。 温度ドリフト補正ありの場合、使用チャンネル数にかかわらず160マイクロ秒を加算した時間になります。 詳細表示
- FAQ番号:13820
- 公開日時:2012/03/28 21:15
- カテゴリー: アナログ
-
問題ありません。 詳細表示
- FAQ番号:13868
- 公開日時:2012/03/28 21:15
- カテゴリー: CC-Link
-
高速データロガーユニットのCFカード抜き差し時のロギング動作について
高速データロガーユニットの電源投入後にCFカードを装着する場合、オートロギング機能を有効にする設定が必要です。 詳細表示
- FAQ番号:14026
- 公開日時:2012/03/28 21:15
- カテゴリー: 高速データロガー
-
ユーザレンジ設定の最大分解能は変わりません。(図1参照) 図1 詳細表示
- FAQ番号:14082
- 公開日時:2012/03/28 21:15
- カテゴリー: アナログ
-
PX DeveloperとGX Developerの両方で照合チェックを行います。 まず、PX Developerの「プロジェクトの称号」を行う事で、PX DeveloperプロジェクトデータとCPUユニット内のデータの属性を照合チェックします。 次に、GX Developerの「PC 照合」を行う事で、PX D... 詳細表示
- FAQ番号:14132
- 公開日時:2012/03/28 21:15
- カテゴリー: PX Developer
-
系切替え時間は、下式で算出します。 Tsw=α+Tαm+Trc (ms) Tsw:系切替え時間 Trc:待機系CPUユニットによるトラッキング転送データの反映時間 Tαm:CC-Link IEコントローラネットワーク、MELSECNET/H、CC-Linkのリフレッシュ時間 (使用するネットワーク... 詳細表示
- FAQ番号:14163
- 公開日時:2012/03/28 21:15
- カテゴリー: 二重化CPU
2948件中 991 - 1000 件を表示